Logga in

Priserna visas inklusive moms och du betalar med Klarna


Priserna visas exklusive moms, du kan betala med Klarna eller faktura

Priserna visas inklusive moms och du betalar med Klarna


Priserna visas exklusive moms, du kan betala med Klarna eller faktura

Varukorg

Varukorgen är tom!

Varukorgen inkl. moms 0 kr


Elektronisk distribution

Frakt inkl. moms 0 kr


Varav moms (6 %) 0 kr

Varav moms (25 %) 0 kr

Öresutjämning 0 kr


Att betala inkl. moms 0 kr


Till kassan

Digitala kretsar

Skickas följande arbetsdag

Denna bok behandlar grundläggande digitalteknik. Eftersom grundläggande digitalteknik till stor del handlar om kombinations- och sekvenskretsar, behandlas detta utförligt i boken. Många av kretsarna beskrivs också i det standardiserade hårdvarubeskrivande språket VHDL, som används i allt fler syntesverktyg. På så sätt ges en liten introduktion till VHDL och dess användning vid syntes av enkla fundamentala digitala kretsar. I boken ingår ett stort antal övningsuppgifter med svar. I denna tredj...

Denna bok behandlar grundläggande digitalteknik. Eftersom grundläggande digitalteknik till stor del handlar om kombinations- och sekvenskretsar, behandlas detta utförligt i boken. Många av kretsarna beskrivs också i det standardiserade hårdvarubeskrivande språket VHDL, som används i allt fler syntesverktyg. På så sätt ges en liten introduktion till VHDL och dess användning vid syntes av enkla fundamentala digitala kretsar. I boken ingår ett stort antal övningsuppgifter med svar. I denna tredje upplaga av boken har en pedagogisk bearbetning gjorts. Mindre viktiga avsnitt, såsom t.ex. tillståndsminimering och JK-vippor, har lyfts bort. Avsnittet om VHDL har fräschats upp. Boken är avsedd för utbildning i digitalteknik på högskolenivå. Den kan också användas av den som på egen hand vill lära sig digitalteknik. Inga särskilda förkunskaper i matematik och elektronik krävs.

      • 9
        Förord
      • 1
        11
        Inledning
        • 1.1
          11
          Digital - analog
        • 12
          Analogt telefonsystem
        • 13
          Digitalt telefonsystem
        • 1.2
          20
          Klassificering av integrerade kretsar
        • 21
          Kundspecificerade kretsar
        • 23
          Standardkretsar
        • 1.3
          25
          Talsystem och koder
        • 25
          Representation av tal i talsystem med olika baser
        • 28
          Omvandling mellan olika baser
        • 32
          Elementär aritmetik för binära, hexadecimala och oktala heltal utan tecken
        • 34
          Numeriska och alfanumeriska koder
        • 1.4
          41
          Realisering av en liten krets i PLD - en introduktion till VHDL
        • 42
          Specifikation
        • 43
          Beskrivning
        • 50
          Syntes
        • 52
          VHDL - ett måste vid modern kretskonstruktion
        • 1.5
          53
          Övningsuppgifter
      • 2
        56
        Grindar, vippor, kombinations- och sekvenskretsar
        • 2.1
          56
          Grindar och kombinationskretsar
        • 56
          OCH-grind
        • 58
          ELLER-grind
        • 58
          Inverterare
        • 59
          Några kombinationskretsar
        • 72
          NAND-grind
        • 74
          NOR-grind
        • 74
          Exklusivt-ELLER-grind, XOR-grind
        • 75
          Några fler kombinationskretsar
        • 77
          Three-state-utgång
        • 78
          Fördröjning
        • 2.2
          80
          Vippor och sekvenskretsar
        • 80
          D-vippan
        • 82
          Register och skiftregister
        • 84
          Räknare
        • 91
          Några generella sekvenskretsar
        • 2.3
          96
          Övningsuppgifter
      • 3
        102
        Boolesk algebra
        • 3.1
          103
          Boolesk algebra - definition
        • 3.2
          104
          Räknelagar
        • 104
          Räknelagar för en variabel
        • 105
          Räknelagar för flera variabler
        • 3.3
          111
          Operationen XOR (Exklusivt-ELLER)
        • 111
          Räknelagar
        • 3.4
          115
          Övningsuppgifter
      • 4
        118
        Kombinationskretsar
        • 4.1
          119
          Definition av kombinationskrets
        • 4.2
          120
          Booleska funktioner
        • 4.3
          126
          Förenkling och realisering av booleska funktioner i grindnät
        • 127
          Karnaughdiagram
        • 139
          NAND- och NOR-nät
        • 142
          Ofullständigt specificerade funktioner
        • 145
          Grinddelning
        • 147
          Standardgrindnät i PLD för realisering av booleska funktioner
        • 152
          Faktorisering
        • 4.4
          155
          Quine-McCluskeys förenklingsmetod
        • 4.5
          167
          Kombinationskretsar i tidsplanet
        • 167
          Hasard
        • 169
          Kapplöpning
        • 4.6
          171
          Adderare
        • 4.7
          175
          Aritmetisk Logisk Enhet (ALU)
        • 175
          Aritmetik
        • 185
          Aritmetisk enhet
        • 188
          Logisk enhet
        • 190
          Aritmetisk Logisk Enhet (ALU)
        • 4.8
          196
          Paritetskrets
        • 196
          Felupptäckande och felrättande kod
        • 200
          Paritetskrets
        • 4.9
          201
          Komparator för likhet
        • 4.10
          202
          Övningsuppgifter
      • 5
        213
        Sekvenskretsar
        • 5.1
          213
          Generella sekvenskretsar
        • 213
          Realisering av en sekvenskrets typ Moore
        • 227
          Realisering av en sekvenskrets typ Mealy
        • 5.2
          250
          Räknare
        • 251
          Binärräknare modulo-2n med n bitar
        • 269
          Dekadräknare
        • 5.3
          274
          Register och skiftregister
        • 274
          Serie in/parallell in - serie ut/parallell ut
        • 275
          Serie in/parallell in - serie ut/parallell ut - skift höger/skift vänster
        • 5.4
          277
          Latchar
        • 277
          SR-latchen
        • 281
          D-latchen
        • 5.5
          284
          Asynkrona sekvenskretsar
        • 286
          Realisering av en asynkron sekvenskrets
        • 5.6
          299
          Synkronisering av asynkrona signaler och metastabilitet
        • 5.7
          302
          Övningsuppgifter
      • 6MOS-transistorn
        • 312
          Grindar i CMOS och nMOS
        • 6.1
          313
          MOS-transistorn
        • 313
          Uppbyggnad
        • 317
          Funktion
        • 322
          Kapacitanser
        • 324
          Liten historik
        • 6.2
          324
          CMOS-inverteraren
        • 324
          Struktur
        • 326
          Logisk funktion
        • 328
          Statiska egenskaper
        • 334
          Dynamiska egenskaper
        • 337
          Effektförbrukning
        • 6.3
          338
          nMOS-inverteraren
        • 338
          nMOS-inverterare med en resistor som passiv pull-up
        • 339
          nMOS-inverterare med en transistor som aktiv pull-up
        • 6.4
          341
          Grindar i CMOS och nMOS
        • 341
          NAND-grind
        • 343
          NOR-grind
        • 344
          OCH-grind och ELLER-grind
        • 345
          Exklusivt-ELLER-grind, XOR-grind
        • 346
          Three-state-utgång
        • 6.5
          349
          Övningsuppgifter
      • 7
        352
        Halvledarminnen
        • 7.1
          352
          Inledning - minnesmodell och en översikt av halvledarminnen
        • 353
          Minnesmodell
        • 357
          Klassificering av halvledarminnen
        • 7.2
          361
          Läsminnen
        • 361
          ROM
        • 364
          Expansion till ett minne med flera kapslar
        • 367
          PROM
        • 369
          Modell för ett minneschip
        • 370
          EPROM
        • 374
          EEPROM
        • 376
          Flash-minnen
        • 7.3
          378
          Läs/skriv-minnen
        • 378
          Statiska RWM (SRAM)
        • 383
          Dynamiska RWM (DRAM)
        • 7.4
          389
          Övningsuppgifter
      • 8
        391
        Programmerbara logiska kretsar
      • 9
        398
        VHDL - en introduktion
        • 9.1
          398
          VHDL - bakgrund
        • 9.2
          399
          Beskrivning av kombinationskretsar
        • 399
          Parallella (concurrent) signaltilldelningar
        • 404
          Process
        • 9.3
          407
          Beskrivning av generella sekvenskretsar
        • 9.4
          415
          Beskrivning av räknare
        • 9.5
          419
          Beskrivning av skiftregister
        • 9.6
          420
          Strukturbeskrivning
        • 9.7
          429
          Beskrivning av en D-vippa och en D-latch
        • 429
          Beskrivning av en D-vippa
        • 430
          Beskrivning av en D-latch
        • 9.8
          431
          Övningsuppgifter
      • 10
        434
        D/A- och A/D-omvandlare
        • 10.1
          435
          D/A-omvandlare
        • 436
          D/A-omvandlare med spänningsdelare
        • 438
          D/A-omvandlare med viktade resistorer
        • 440
          D/A-omvandlare med R-2R-resistorstege
        • 442
          Fel i överföringskarakteristiken hos D/A-omvandlare
        • 444
          Unipolär och bipolär utsignal
        • 446
          D/A-omvandling genom pulsbreddsmodulering (PWM)
        • 10.2
          447
          A/D-omvandlare
        • 448
          A/D-omvandlare - typ parallell (”flash”)
        • 450
          A/D-omvandlare - typ nivåramp
        • 452
          A/D-omvandlare - typ successiv approximation
      • Appendix 1
        455
        2- potenser
      • Appendix 2
        456
        ASCII-koden
      • Appendix 3
        457
        PSpice simuleringsfiler
      • Appendix 4
        459
        Halvledarminnen -datablad
      • Appendix 5
        473
        PLD - datablad
        • 501
          Svar till övningsuppgifter
      • 1
        501
        Inledning
        • 1.3
          501
          Talsystem och koder
        • 1.4
          503
          Realisering av en liten krets i VHDL - en introduktion till VHDL
      • 2Grindar, vippor, kombinations- och
  • 505
    sekvenskretsar
        • 2.1
          505
          Grindar och kombinationskretsar
        • 2.2
          508
          Vippor och sekvenskretsar
      • 3
        510
        Boolesk algebra
      • 4
        512
        Kombinationskretsar
        • 4.2
          512
          Booleska funktioner
        • 4.3
          512
          Förenkling och realisering av booleska funktioner i grindnät
        • 4.5
          518
          Kombinationskretsar i tidsplanet
        • 4.6
          518
          Adderare
        • 4.7
          519
          Aritmetisk logisk enhet (ALU)
      • 5
        520
        Sekvenskretsar
        • 5.1
          520
          Genrella sekvenskretsar
      • 6MOS-transistorn
        • 531
          Grindar i CMOS och nMOS
        • 6.4
          531
          Grindar i CMOS och nMOS
      • 7
        533
        Halvledarminnen
      • 9
        536
        VHDL - en introduktion
      • 573
        Sakregister

Information

Författare:
Lars-Hugo Hemert
Språk:
Svenska
ISBN:
9789144019185
Utgivningsår:
1992
Revisionsår:
2001
Artikelnummer:
3454-03
Upplaga:
Tredje
Sidantal:
580

Författare

Lars-Hugo Hemert

Lars-Hugo Hemert, tidigare universitetslektor vid Lunds tekniska högskola och Malmö högskola, har skrivit flera böcker inom områdena digitalteknik ...

 ;