Varukorg
Varukorgen är tom!
Varukorgen inkl. moms 0 kr
Elektronisk distribution
Frakt inkl. moms 0 kr
Varav moms (6 %) 0 kr
Varav moms (25 %) 0 kr
Öresutjämning 0 kr
Att betala inkl. moms 0 kr

Digitala kretsar
- 9Förord
- 111Inledning
- 1.111Digital - analog
- 12Analogt telefonsystem
- 13Digitalt telefonsystem
- 1.220Klassificering av integrerade kretsar
- 21Kundspecificerade kretsar
- 23Standardkretsar
- 1.325Talsystem och koder
- 25Representation av tal i talsystem med olika baser
- 28Omvandling mellan olika baser
- 32Elementär aritmetik för binära, hexadecimala och oktala heltal utan tecken
- 34Numeriska och alfanumeriska koder
- 1.441Realisering av en liten krets i PLD - en introduktion till VHDL
- 42Specifikation
- 43Beskrivning
- 50Syntes
- 52VHDL - ett måste vid modern kretskonstruktion
- 1.553Övningsuppgifter
- 256Grindar, vippor, kombinations- och sekvenskretsar
- 2.156Grindar och kombinationskretsar
- 56OCH-grind
- 58ELLER-grind
- 58Inverterare
- 59Några kombinationskretsar
- 72NAND-grind
- 74NOR-grind
- 74Exklusivt-ELLER-grind, XOR-grind
- 75Några fler kombinationskretsar
- 77Three-state-utgång
- 78Fördröjning
- 2.280Vippor och sekvenskretsar
- 80D-vippan
- 82Register och skiftregister
- 84Räknare
- 91Några generella sekvenskretsar
- 2.396Övningsuppgifter
- 3102Boolesk algebra
- 3.1103Boolesk algebra - definition
- 3.2104Räknelagar
- 104Räknelagar för en variabel
- 105Räknelagar för flera variabler
- 3.3111Operationen XOR (Exklusivt-ELLER)
- 111Räknelagar
- 3.4115Övningsuppgifter
- 4118Kombinationskretsar
- 4.1119Definition av kombinationskrets
- 4.2120Booleska funktioner
- 4.3126Förenkling och realisering av booleska funktioner i grindnät
- 127Karnaughdiagram
- 139NAND- och NOR-nät
- 142Ofullständigt specificerade funktioner
- 145Grinddelning
- 147Standardgrindnät i PLD för realisering av booleska funktioner
- 152Faktorisering
- 4.4155Quine-McCluskeys förenklingsmetod
- 4.5167Kombinationskretsar i tidsplanet
- 167Hasard
- 169Kapplöpning
- 4.6171Adderare
- 4.7175Aritmetisk Logisk Enhet (ALU)
- 175Aritmetik
- 185Aritmetisk enhet
- 188Logisk enhet
- 190Aritmetisk Logisk Enhet (ALU)
- 4.8196Paritetskrets
- 196Felupptäckande och felrättande kod
- 200Paritetskrets
- 4.9201Komparator för likhet
- 4.10202Övningsuppgifter
- 5213Sekvenskretsar
- 5.1213Generella sekvenskretsar
- 213Realisering av en sekvenskrets typ Moore
- 227Realisering av en sekvenskrets typ Mealy
- 5.2250Räknare
- 251Binärräknare modulo-2n med n bitar
- 269Dekadräknare
- 5.3274Register och skiftregister
- 274Serie in/parallell in - serie ut/parallell ut
- 275Serie in/parallell in - serie ut/parallell ut - skift höger/skift vänster
- 5.4277Latchar
- 277SR-latchen
- 281D-latchen
- 5.5284Asynkrona sekvenskretsar
- 286Realisering av en asynkron sekvenskrets
- 5.6299Synkronisering av asynkrona signaler och metastabilitet
- 5.7302Övningsuppgifter
- 6MOS-transistorn
- 312Grindar i CMOS och nMOS
- 6.1313MOS-transistorn
- 313Uppbyggnad
- 317Funktion
- 322Kapacitanser
- 324Liten historik
- 6.2324CMOS-inverteraren
- 324Struktur
- 326Logisk funktion
- 328Statiska egenskaper
- 334Dynamiska egenskaper
- 337Effektförbrukning
- 6.3338nMOS-inverteraren
- 338nMOS-inverterare med en resistor som passiv pull-up
- 339nMOS-inverterare med en transistor som aktiv pull-up
- 6.4341Grindar i CMOS och nMOS
- 341NAND-grind
- 343NOR-grind
- 344OCH-grind och ELLER-grind
- 345Exklusivt-ELLER-grind, XOR-grind
- 346Three-state-utgång
- 6.5349Övningsuppgifter
- 7352Halvledarminnen
- 7.1352Inledning - minnesmodell och en översikt av halvledarminnen
- 353Minnesmodell
- 357Klassificering av halvledarminnen
- 7.2361Läsminnen
- 361ROM
- 364Expansion till ett minne med flera kapslar
- 367PROM
- 369Modell för ett minneschip
- 370EPROM
- 374EEPROM
- 376Flash-minnen
- 7.3378Läs/skriv-minnen
- 378Statiska RWM (SRAM)
- 383Dynamiska RWM (DRAM)
- 7.4389Övningsuppgifter
- 8391Programmerbara logiska kretsar
- 9398VHDL - en introduktion
- 9.1398VHDL - bakgrund
- 9.2399Beskrivning av kombinationskretsar
- 399Parallella (concurrent) signaltilldelningar
- 404Process
- 9.3407Beskrivning av generella sekvenskretsar
- 9.4415Beskrivning av räknare
- 9.5419Beskrivning av skiftregister
- 9.6420Strukturbeskrivning
- 9.7429Beskrivning av en D-vippa och en D-latch
- 429Beskrivning av en D-vippa
- 430Beskrivning av en D-latch
- 9.8431Övningsuppgifter
- 10434D/A- och A/D-omvandlare
- 10.1435D/A-omvandlare
- 436D/A-omvandlare med spänningsdelare
- 438D/A-omvandlare med viktade resistorer
- 440D/A-omvandlare med R-2R-resistorstege
- 442Fel i överföringskarakteristiken hos D/A-omvandlare
- 444Unipolär och bipolär utsignal
- 446D/A-omvandling genom pulsbreddsmodulering (PWM)
- 10.2447A/D-omvandlare
- 448A/D-omvandlare - typ parallell (”flash”)
- 450A/D-omvandlare - typ nivåramp
- 452A/D-omvandlare - typ successiv approximation
- Appendix 14552- potenser
- Appendix 2456ASCII-koden
- Appendix 3457PSpice simuleringsfiler
- Appendix 4459Halvledarminnen -datablad
- Appendix 5473PLD - datablad
- 501Svar till övningsuppgifter
- 1501Inledning
- 1.3501Talsystem och koder
- 1.4503Realisering av en liten krets i VHDL - en introduktion till VHDL
- 2Grindar, vippor, kombinations- och
- 505sekvenskretsar
- 2.1505Grindar och kombinationskretsar
- 2.2508Vippor och sekvenskretsar
- 3510Boolesk algebra
- 4512Kombinationskretsar
- 4.2512Booleska funktioner
- 4.3512Förenkling och realisering av booleska funktioner i grindnät
- 4.5518Kombinationskretsar i tidsplanet
- 4.6518Adderare
- 4.7519Aritmetisk logisk enhet (ALU)
- 5520Sekvenskretsar
- 5.1520Genrella sekvenskretsar
- 6MOS-transistorn
- 531Grindar i CMOS och nMOS
- 6.4531Grindar i CMOS och nMOS
- 7533Halvledarminnen
- 9536VHDL - en introduktion
- 573Sakregister
Information
- Författare:
- Lars-Hugo Hemert
- Språk:
- Svenska
- ISBN:
- 9789144019185
- Utgivningsår:
- 1992
- Revisionsår:
- 2001
- Artikelnummer:
- 3454-03
- Upplaga:
- Tredje
- Sidantal:
- 580